Arquitectura Clipper | |
---|---|
Fabricant | Fairchild Semiconductor |
Característiques de CPUs | |
Conjunt d'instruccions | Arquitectura de conjunt d'instruccions RISC |
L'arquitectura Clipper és una arquitectura de conjunt d'instruccions semblant a RISC de 32 bits dissenyada per Fairchild Semiconductor. L'arquitectura mai va tenir molt èxit de mercat, i els únics fabricants d'ordinadors que van crear grans línies de productes utilitzant processadors Clipper van ser Intergraph i High Level Hardware, tot i que Opus Systems va oferir un producte basat en el Clipper com a part de la seva gamma Personal Mainframe. Els primers processadors que utilitzaven l'arquitectura Clipper van ser dissenyats i venuts per Fairchild, però la divisió responsable d'ells es va vendre posteriorment a Intergraph el 1987; Intergraph va continuar treballant en els processadors Clipper per utilitzar-los en els seus propis sistemes.[1]
L'arquitectura Clipper utilitzava un conjunt d'instruccions simplificat en comparació amb les arquitectures CISC anteriors, però sí que incorporava algunes instruccions més complicades que les que hi havia en altres processadors RISC contemporanis. Aquestes instruccions es van implementar en una anomenada Macro Instruction ROM dins de la CPU Clipper. Aquest esquema va permetre que el Clipper tingués una densitat de codi una mica més alta que altres CPU RISC.[2]