ARM Cortex-A72 | |
Gyártás | 2016 |
Tervező | ARM Holdings |
Gyártó | TSMC |
Max CPU órajel | 2,5 GHz[1] |
Gyártás technológia méret | 16 nm |
Architektúra | ARMv8-A |
Magok száma | 1–4 klaszterenként, több klaszter[2] |
Magok nevei | kódnév: Maia |
L1 gyorsítótár | 80 KiB (48 KiB utasítás- (I-cache) + paritás, 32 KiB adat-gyorsítótár (D-cache)) + ECC) magonként |
L2 gyorsítótár | 512 KiB – 4 MiB |
L3 gyorsítótár | nincs |
Előd | ARM Cortex-A57 |
Utód | ARM Cortex-A73 |
Az ARM Cortex-A72 weboldala |
Az ARM Cortex-A72 (kódnevén Maia) egy ARMv8-A 64 bites utasításkészletet implementáló központi egység, alacsony fogyasztású, nagy teljesítményű ARM mikroarchitektúra, amelyet az ARM Holdings austini tervezőközpontja tervezett. A Cortex-A72 egy 3 utas dekódolású sorrendtől eltérő (out-of-order) végrehajtású szuperskalár futószalag.[2] A licencelők számára SIP magként áll rendelkezésre, és kialakítása alkalmassá teszi más SIP-magokkal (például GPU, képernyővezérlő, DSP, képfeldolgozó processzor stb.) egy lapkára, egylapkás rendszert (SoC) alkotó egységbe történő integrálására.
A Cortex-A72-t 2015-ben mutatták be a Cortex-A57 utódjaként, és úgy tervezték, hogy annál 20%-kal kevesebb energiát használjon vagy 90%-kal nagyobb teljesítményt nyújtson.[3][4] Az ARM a Cortex-A72-t az alacsony fogyasztású kiszolgálók és a csúcskategóriás mobil eszközök (mobiltelefonok, tabletek) piacán kívánja alkalmazni.
<ref>
címke; nincs megadva szöveg a(z) wikichip.a72
nevű lábjegyzeteknek<ref>
címke; nincs megadva szöveg a(z) cortex-a72
nevű lábjegyzeteknek<ref>
címke; nincs megadva szöveg a(z) pk.001
nevű lábjegyzeteknek<ref>
címke; nincs megadva szöveg a(z) pk.002
nevű lábjegyzeteknek